74LS138 IC : 핀 다이어그램, 회로 및 애플리케이션

문제를 제거하기 위해 도구를 사용해보십시오





그만큼 디코더 74LS138 IC 실리콘 (Si) 게이트와 같은 첨단 기술 사용 TTL 기술 . 이들은 메모리 주소 디코딩과 같은 다른 애플리케이션에 적합합니다. 이러한 애플리케이션은 일반적으로 TTL 회로와 연계 된 고 잡음 저항 및 저전력 사용을 특징으로합니다. 이 74LS138 IC에는 A, B, C와 같은 3- 바이너리 선택 입력이 있습니다. IC가 활성화되면이 입력 핀은 8 개의 일반적으로 HIGH o / ps 중 어느 것이 LOW가 될지 결정합니다. 활성화 핀은 2 개의 액티브 로우와 1 개의 액티브 하이입니다. 디코더의 출력은 10 개의 저전력 쇼트 키 TTL 동일한 부하를 구동 할 수 있으며, 모든 입력은 VCC 및 접지를 향한 다이오드의 정전기 방전으로 인해 위험으로부터 보호됩니다. 이 기사에서는 74LS138 IC의 개요에 대해 설명합니다. 3 ~ 8 라인 디코더 IC .

74LS138 IC 란 무엇입니까?

IC 74LS138은 3 ~ 8 라인 디코더입니다. 집적 회로 74xx 제품군 트랜지스터 트랜지스터 논리 게이트 . 이 IC의 주요 기능은 애플리케이션을 역 다중화하지 않으면 디코딩하는 것입니다. 이 IC의 설정은 3 입력에서 8 출력 설정으로 액세스 할 수 있습니다. 이 IC는 주로 데이터 라우팅 등의 고성능 메모리 디코딩과 같은 애플리케이션에 사용됩니다. 이러한 IC는 고성능 메모리 시스템에서 시스템 디코딩 효과를 최소화하는 데 사용할 수 있습니다. 이 IC에는 3 개의 인 에이블 핀 (2 개의 핀이 로우로 활성화되고 하나는 하이로 활성화 됨)이 포함되어있어 외부 게이트의 필요성을 줄여줍니다. 24 라인 디코더의 구현은 외부 인버터를 사용하지 않고 수행 할 수 있으며 32 라인 디코더는 단일 인버터가 필요합니다.


이 IC는 주로 역 다중화 데이터 입력 핀과 같은 인 에이블 핀의 도움으로 애플리케이션. 또한이 IC의 입력은 쇼트 키 다이오드 라인 링잉을 포함하는 고성능이며 시스템 설계가 단순화됩니다.

74LS138 핀 구성

그만큼 IC 74LS138은 16 핀 집적 회로입니다. 이 IC의 각 핀은 아래에서 설명합니다. 유사한 74LS138 IC는 다음과 같습니다.

74LS138 핀 구성

74LS138 핀 구성

  • Pin1 (A) : 주소 입력 핀
  • Pin2 (B) : 주소 입력 핀
  • Pin3 (C) : 주소 입력 핀
  • Pin4 (G2A) : 액티브 로우 인 에이블 핀
  • Pin5 (G2B) : 액티브 로우 인 에이블 핀
  • Pin6 (G1) : 액티브 하이 인 에이블 핀
  • Pin7 (Y7) : 출력 핀
  • Pin8 (GND) : 접지 핀
  • Pin9 (Y6) : 출력 핀 6
  • Pin10 (Y5) : 출력 핀 5
  • Pin11 (Y4) : 출력 핀 4
  • Pin12 (Y3) : 출력 핀 3
  • Pin13 (Y2) : 출력 핀 2
  • Pin14 (Y1) : 출력 핀 1
  • Pin15 (Y0) : 출력 핀 0
  • Pin16 (VCC) : 전원 공급 장치 핀

74LS138 IC 기능

그만큼 74LS138 IC의 특징 다음을 포함하십시오.

  • 이 IC는 특히 고속
  • 디코딩 용량
  • 캐스 케이 딩을 단순화하기 위해 3 개의 활성화 핀을 통합합니다.
  • ESD 보안
  • 공정한 전파 지연
  • 공급 전압 범위 : 1.0V-5.5V
  • 입력은 VCC보다 우수한 전압을 허용합니다.
  • 표준 전파 지연은 21nS입니다.
  • 전력 소비는 32mW로 낮습니다.
  • 고성능을 위해 클램핑 된 쇼트 키
  • 작동 온도는 -40ºC ~ + 125ºC입니다.

74LS138 IC를 사용하는 방법?

IC의 작동을 이해하기 위해 필요한 것이 거의없는 간단한 회로를 설계하겠습니다. 기본 전자 부품 아래 그림과 같이. 위의 회로에서 출력은 발광 다이오드 어떤 o / p- 핀이 LOW가되고 IC의 출력이 반전되는지를 설명합니다.


여기서는 단일 장치를 사용하여 G2A 및 G2B 핀의 연결을 GND에 연결 한 다음 G1-to-VCC를 연결하여 칩을 활성화했습니다.

74LS138 IC 테이블

74LS138 IC 테이블

여기서 세 개의 버튼은이 장치에 대한 세 개의 i / p 라인을 나타냅니다. 이 개념을 더 잘 이해하기 위해 다음 진리표를 이해합시다. 위의 표 형식에서 H-HIGH, L-LOW 및 X-는 상관 없습니다. 활성화 핀 G1, G2A 및 G2B, 여기서 G2 = G2A + G2B.

위의 표 형식에서 첫 번째 행, 즉 G1, G2는 올바르게 연결하는 데 필요한 활성화 핀입니다. 그렇지 않으면 모든 i / p 및 o / p 라인에 관계없이 높을 것입니다. 활성화 핀이 연결되면 출력을 얻기 위해 입력 라인을 연결할 수 있습니다.

74LS138 IC 논리 다이어그램

74LS138 IC 논리 다이어그램

연결 후 모든 스위치를 누르지 않으면 Y0은 LOW가되고 잔여 O / P는 위의 표 형식으로 HIGH로 표시됩니다. B1을 누르면 A0은 HIGH가되고 Y1은 LOW가되고 나머지는 HIGH가됩니다. B2 만 누르면 A1은 HIGH가되고 Y2는 LOW가되고 나머지는 HIGH가됩니다. 이런 식으로 B1, B2 및 B3의 세 스위치를 토글하여 전체 진리표를 이해할 수 있으며 입력은 A0, A1 및 A2입니다.

74LS138 IC의 응용

그만큼 IC 74LS138의 응용 다음을 포함하십시오.

  • 라인 디코더
  • 메모리 회로
  • 서버
  • 디지털 시스템
  • 라인 디 멀티플렉싱
  • 통신 회로

따라서 이것은 3 ~ 8 라인 디코더 74LS138 IC 데이터 시트 . 앞서 논의한 바와 같이,이 IC는 특히 전파 지연 시간이 거의 필요하지 않은 데이터 애플리케이션의 라우팅에서 고성능으로 메모리 내 디코딩을 활용하도록 설계되었습니다. 메모리 유닛의 데이터 교환 률은 모든 애플리케이션의 동작을 결정하며 모든 유형의 홀드 업은 허용되지 않습니다. 따라서 IC74LS138 라인 디코더는 이러한 애플리케이션에 이상적입니다. 이 IC의 홀드 업 시간은 일반적인 메모리 액세스 시간보다 적기 때문에 디코더와 함께 도입 된 효율적인 시스템 홀드 업이 성능에 영향을 미치기에는 중요하지 않습니다.

이미지 출처 : 텍사스 인스트루먼트